Freescale-semiconductor MPC5200B Instrukcja Użytkownika Strona 184

  • Pobierz
  • Dodaj do moich podręczników
  • Drukuj
  • Strona
    / 762
  • Spis treści
  • BOOKMARKI
  • Oceniono. / 5. Na podstawie oceny klientów
Przeglądanie stron 183
General Purpose I/O (GPIO)
MPC5200B Users Guide, Rev. 1
Freescale Semiconductor 7-25
7.3.1 GPIO Pin Multiplexing
Figure 7-3 shows the GPIO/Generic MUX cell.
Figure 7-3. GPIO/Generic MUX Cell
Pin MUX Logic
I/O Cell
Alternate Func 1
IN
OUT
BC
Enabled
Alternate Func 2
IN
OUT
BC
Enabled
TIMER
IN
OUT
BC
Enabled
GPIO/d/W
IN
OUT
BC
Enabled
ODconfig
Multi-
Function
Output Enable
Interrupt for WakeUp supported GPIO pins only
Awake
Note:
1. Open-Drain Emulation is supported on the GPIO function.
2. Pin MUX Logic is controlled by the Port Configuration Register and supersedes any individual
GPIO register programming.
I/O
Priority
Logic
Przeglądanie stron 183
1 2 ... 179 180 181 182 183 184 185 186 187 188 189 ... 761 762

Komentarze do niniejszej Instrukcji

Brak uwag